摘要:相關文章:2008年上半年軟件設計師上午試卷II2008年上半年軟件設計師下午試卷I2008年上半年軟件設計師下午試卷II●在計算機體系結(jié)構(gòu)中,CPU內(nèi)部包括程序計數(shù)器PC、存儲器數(shù)據(jù)寄存器MDR、指令寄存器IR和存儲器地址寄存器MAR等。若CPU要執(zhí)行的指令為:MOVR0,#100(即將數(shù)值100傳送到寄存器R0中),則CPU首先要
相關文章:
● 在計算機體系結(jié)構(gòu)中,CPU 內(nèi)部包括程序計數(shù)器 PC、存儲器數(shù)據(jù)寄存器 MDR、指令寄存器IR 和存儲器地址寄存器MAR 等。若CPU 要執(zhí)行的指令為: MOV R0, #100(即將數(shù)值100傳送到寄存器R0中),則CPU 首先要完成的操作是 (1)。
(1)A.100→R0 B. 100→MDR C. PC→MAR D. PC→IR
● 現(xiàn)有四級指令流水線,分別完成取指、取數(shù)、運算、傳送結(jié)果四步操作。若完成上述操作的時間依次為9ns、10ns、6ns、8ns,則流水線的操作周期應設計為 (2) ns。
(2)A. 6 B. 8 C. 9 D. 10
● 內(nèi)存按字節(jié)編址,地址從90000H 到CFFFFH,若用存儲容量為16K×8bit的存儲器芯片構(gòu)成該內(nèi)存,至少需要 (3) 片。
(3)A. 2 B. 4 C. 8 D. 16
● CPU 中的數(shù)據(jù)總線寬度會影響 (4) 。
(4)A. 內(nèi)存容量的大小 B. 系統(tǒng)的運算速度
C. 指令系統(tǒng)的指令數(shù)量 D. 寄存器的寬度
● 利用高速通信網(wǎng)絡將多臺高性能工作站或微型機互連構(gòu)成機群系統(tǒng),其系統(tǒng)結(jié)構(gòu)形式屬于 (5) 計算機。
(5)A. 單指令流單數(shù)據(jù)流(SISD) B. 多指令流單數(shù)據(jù)流(MISD)
C. 單指令流多數(shù)據(jù)流(SIMD) D. 多指令流多數(shù)據(jù)流(MIMD)
軟考備考資料免費領取
去領取